成·人免费午夜视频

    1. <code id="p04wk"><small id="p04wk"><track id="p04wk"></track></small></code>

      <th id="p04wk"></th>
      <tr id="p04wk"><sup id="p04wk"></sup></tr>
        <strike id="p04wk"></strike>
        <tr id="p04wk"></tr>
        <center id="p04wk"></center>

        電子發燒友網 > 可編程邏輯 > 正文

        基于FPGA和NAND Flash的便攜式高速信號采集系統的設計方案介紹

        2020年01月26日 16:58 ? 次閱讀

        0 引言

        隨著現代檢測技術和科技水平的高速發展,信號采集技術的應用范圍越來越廣泛[1]。與此同時,對信號采集系統的采集精度、采樣率以及便攜性等設計需求提出了更高的要求?,F場可編程門陣列(FPGA)具有邏輯門充足、時鐘頻率高、速度快、效率高和IP核豐富等特點,使其成為高速信號采集系統設計的一個有效手段[2-3]。針對當前信號采集系統的設計需求,本文主要介紹如何提高信號采集系統的采樣率和便攜性。

        目前,信號便攜式信號采集系統采樣率低主要受限于信號采集系統的傳輸速度和處理速度不足。查閱近幾年的相關文獻,基于FPGA的信號采集系統主要有以下兩種設計方案:方案一,采用FPGA作為邏輯控制模塊,搭配ADC采集模塊和USB2.0傳輸模塊[4];方案二,同樣采用FPGA作為邏輯控制模塊,搭配DDR2/DDR3模塊對ADC模塊采集的數據進行高速緩存[5-6]。方案一受限于USB的傳輸速度其采樣率較低[7-8];方案二雖然可以達到較高的采樣率,但是具有數據易失、存儲容量小的問題,便攜性不足[9]。

        針對以上問題,本文結合目前NAND Flash高速存儲的特性,提出了便攜式高速信號采集系統的設計方案。該設計的關鍵在于利用存儲芯片寫入速度快、數據總線可復用等特點,使ADC采集到的信號采用DMA方式存入存儲芯片中。其次,該設計配置LCD顯示屏,用于信號的實地查看,減少了上位機的配置。系統滿足長時間、多批次的信號采集。

        1 系統總體設計方案

        根據功能和原理,該系統分為4個模塊:基于FPGA芯片的邏輯控制模塊、以ADC芯片為主的數據轉換模塊、以NAND_Flash芯片為核心的高速數據存儲模塊以及LCD觸摸顯示屏模塊,如圖1所示。

        基于FPGA和NAND Flash的便攜式高速信號采集系統的設計方案介紹

        系統基本工作原理:首先,模數轉換模塊在接收到模擬信號后,將信號轉換為數字信號并發送到FPGA邏輯控制模塊中的FIFO中;其次,FPGA邏輯控制模塊采用直接存儲器存儲(Direct Memory Access,DMA)模式將數據從FIFO中傳遞到NAND_Flash數據存儲模塊;然后,NAND_Flash模塊結合其相應的內部結構以同步的方式進行高速數據存儲;最后,將由LCD模塊發送相應的指令,以一定速度讀取數據,經過FPGA進行一定的信號處理,在LCD顯示屏中顯示。

        2 硬件電路設計

        2.1 FPGA邏輯控制模塊

        FPGA邏輯控制模塊由ALTERA公司的EP4CE40F29C8N、EPCS64SI16以及海力士公司的H27U1G8F2B芯片組成。其中EP4CE40F29C8N為Cyclone IV系列FPGA芯片,該芯片最大時鐘頻率為472 MHz,具有533個IO接口,滿足系統設計所需的最大時鐘頻率以及外設連接接口。邏輯控制模塊由頂層設計部分、系統時鐘與復位部分、采集控制部分、存儲控制部分、LCD顯示控制部分以及NISO II部分構成,其中頂層設計部分負責各個部分的連接以及邏輯控制模塊與其他模塊的接口。FPGA頂層原理圖如圖2所示。

        基于FPGA和NAND Flash的便攜式高速信號采集系統的設計方案介紹

        在系統時鐘與復位部分,由FPGA芯片系統時鐘接口通過連接25 MHz無源晶振獲得25 MHz時鐘信號,通過“PLL”IP核將25 MHz時鐘信號倍頻為33 MHz、50 MHz、100 MHz以及200 MHz,以此作為系統的時鐘電路。其次,產生異步復位同步釋放的系統復位信號。

        LCD顯示控制部分由波形模塊、數據緩存模塊、LCD顯示驅動模塊和觸摸屏指令接收模塊組成。該部分提供接口將QSYS中的顯示數據輸出到DDR2緩存模塊中;并為DDR2芯片和LCD顯示芯片建立DMA通信機制,實現顯示數據的輸出。

        通過QSYS系統集成開發工具建立NIOS II片上嵌入式處理系統,負責信號采集系統指令接收和程序執行控制。NIOS II系統完成以下工作:(1)系統初始化程序執行,監聽LCD指令輸入;(2)實現配置Flash芯片(H27U1G8F2B)的讀寫操作,配置Flash芯片中存放顯示模塊中的背景圖片、字體庫以及采集過程中采集批次編號和采集數據存儲的起止位置信息;(3)實現采集數據讀取操作,并將采集的信號數據轉為波形顯示數據;(4)負責系統各個外設驅動指令的輸出。

        2.2 模數轉換模塊

        模數轉換電路采用AD9226作為轉換芯片,該芯片是一款低功耗(475 mW)、高精度(12 bit)的高速模數轉換芯片,其最高轉換速率為65 MSPS,并且具有良好的信噪比(70 dB)。本設計中,信號輸入范圍為1 V~3 V。該模塊的采樣時鐘由FPGA邏輯模塊提供,以達到對采樣率的控制,本文中所有測試內容中采樣率均為50 MHz,模數轉換模塊電路圖如圖3所示。

        基于FPGA和NAND Flash的便攜式高速信號采集系統的設計方案介紹

        2.3 高速數據存儲模塊

        為了匹配高速采樣率,高速數據存儲模塊選取SLC顆粒的NAND Flash芯片[10]。本設計選擇Micron公司的MT29F256G08AUCABH3芯片,該芯片在同步狀態下,引腳讀寫速度可以達到200 MT/s,并且在數據寫入過程中采用DDR模式,即在時鐘的上升沿和下升沿均有數據寫入。通過對其數據手冊的分析,由于NAND Flash需要進行PROGRAM PAGE 操作,因此該芯片寫入1頁數據(8 KB)大約需要400 μs。在該時間段內,AD信號采集模塊采集數據4×104 B,遠大于NAND Flash存儲數據,無法滿足系統的設計需求??紤]到NAND Flash芯片在同步寫入過程中加載8 KB數據需要40.96 μs,模數轉換模塊采集8 KB數據需要81.92 μs。影響系統存儲時間的主要因素是NAND Flash的編程時間(350 μs)。

        針對這一問題,本設計結合MT29F256G08AUCABH3的存儲結構特點,如圖4所示。該芯片內部具有8個LUN結構,且當一個LUN處于編程狀態時,其他LUN可以進行讀寫以及編程。根據這一特性,本設計將其內部的8個LUN芯片采用流水線方式排列,依次進行數據的存儲操作,如圖5所示。當采集數據達到8 KB,處于寫準備狀態的LUN開始以DDR方式進行數據寫入。完成1頁數據(8 KB)的寫入后,后一LUN進入寫準備狀態,等待未存儲數據再次達到8 KB。以此方式進行循環,當第8個LUN完成寫操作時,第一個LUN完成編程過程,處于空閑狀態可以進行寫操作,圖5所示為存儲芯片流水線工作模式。

        基于FPGA和NAND Flash的便攜式高速信號采集系統的設計方案介紹

        基于FPGA和NAND Flash的便攜式高速信號采集系統的設計方案介紹

        2.4 顯示模塊

        在系統的顯示模塊,選用一款具有800×480分辨率和數字接口驅動的7英寸LCD液晶顯示屏。顯示屏的輸出色彩信號通過565的RGB并口數字信號傳輸,搭配容量為512 MB的DDR2 SDRAM芯片用于緩存顯示數據。系統顯示模塊的時鐘頻率為33 MHz。

        除顯示功能外,該模塊同時肩負人機交互功能。利用觸摸屏的特性,完成對整個系統的操作控制,減少鍵盤模塊,使操作更加簡單。本設計采用電阻式觸摸屏,屏幕的x軸和y軸各有兩條信號線連接到觸摸屏專用AD芯片上(本設計選擇AW2083芯片),每次按觸摸屏時,會在對應的x軸和y軸產生一個阻值。在兩條坐標軸的正負極之間加參考電壓,當其中一條坐標軸的某一位置被觸按,則這個位置和對應坐標軸的正負極之間的電阻會通過電壓的形式反饋給ADC的輸入端,產生12 bit的AD量化值,AD芯片采集到的坐標數據與實際坐標值成正比,且為線性關系。圖6所示為y軸坐標測量等效電路圖。

        基于FPGA和NAND Flash的便攜式高速信號采集系統的設計方案介紹

        3 系統程序邏輯設計

        當系統上電后,系統進行初始化操作。FPGA讀取配置NAND Flash芯片中系統的配置信息。獲取顯示模塊的初始化界面并進行輸出和顯示,同時從配置芯片中獲取存儲模塊下一存儲地址。系統初始化完畢后,系統進入待機狀態,并監聽LCD顯示模塊的指令輸入。

        3.1 信號采集流程

        通過點擊LCD模塊中的“開始采集”按鈕,觸發信號采集程序。邏輯控制模塊監聽到信號采集開始指令,系統進入信號采集流程。

        信號采集流程:

        (1)高速存儲模塊初始化,對上一批次結束的所在LUN的下一個LUN進行存儲狀態激活。

        (2)邏輯控制模塊發送模式轉換模塊使能信號,同時向模數轉換模塊輸入50 MHz時鐘信號。

        (3)模數轉換模塊開始工作,將輸入的模擬信號以50 MS/s的轉換率轉換為12 bit的數字信號,并輸出到邏輯控制模塊。

        (4)邏輯控制模塊接收到12 bit后,將其左移4位與當前采集批次的4 bit二進制值相加產生一個16 bit存入FIFO中。FIFO設置為輸入信號16 bit,頻率50 MHz;輸出信號為8 bit,輸出信號頻率為400 MHz;深度為4 096 words。

        (5)當FIFO狀態為“FULL”時,邏輯控制模塊向高速數據存儲模塊發生寫指令,向FIFO發送讀指令,系統開始以DMA的方式將數據從FIFO中發送到高速數據存儲模塊。

        (6)當完成page數據的存儲后,邏輯控制模塊關閉FIFO讀使能。高速數據存儲模塊激活下一個LUN的存儲狀態,重復步驟(5)~(6)。信號采集流程圖如圖7所示。

        基于FPGA和NAND Flash的便攜式高速信號采集系統的設計方案介紹

        3.2 信號采集停止流程

        LCD顯示模塊中的“采集停止”按鈕被觸發,邏輯控制模塊等待數據采集流程中步驟(6)執行時,關閉高速數據存儲模塊、模數轉換模塊使能,將當前采集批次編號和對應數據存儲的起止位置存入配置信息存儲Flash中。系統進入待機狀態,監聽LCD顯示模塊的指令輸入,同時LCD顯示模塊初始化界面。

        3.3 波形顯示流程

        LCD波形顯示按鈕觸發后,界面切換到采集批次選擇界面,通過點擊選擇對應批次的波形顯示,進入波形顯示操作流程。

        波形顯示流程:

        (1)邏輯控制模塊從配置Flash中讀取相應批次數據采集的存儲起止位置。

        (2)讀取高速存儲模塊中對應地址的數據,寫入波形控制IP核中。波形控制模塊負責控制LCD波形窗口控制,并將采集數據值存到雙口RAM中,同時負責輸出波形點顯示坐標位置和波形顯示時鐘頻率。

        (3)將波形控制模塊中的數據輸入到LCD顯示模塊中的DDR2芯片中。

        (4)LCD顯示屏中,讀取DDR2中的數據,進行顯示。

        (5)當對應批次的所有數據讀取完畢后,波形顯示流程結束。

        3.4 高速數據存儲控制流程

        高速數據存儲控制程序主要分為采集數據寫流程和顯示數據讀流程。本設計中,采集數據寫流程采用同步寫入方式,工作頻率為200 MHz;顯示數據讀流程采用異步讀取方式,工作頻率為50 MHz。

        (1)高速數據寫流程:①NAND Flash芯片激活同步讀寫狀態;②從邏輯控制模塊獲取寫入頁地址;③向NAND Flash發送寫操作命令;④向NAND Flash寫入寫操作地址;⑤NAND Flash等待數據寫入使能;⑥接收到邏輯控制模塊發送的寫使能,開始寫入數據;⑦當數據寫滿一頁時,該LUN進入編程狀態,同時從邏輯控制模塊獲取下一個LUN的存儲地址,重復步驟③~⑦。

        (2)高速數據讀流程:①NAND Flash芯片激活異步讀寫狀態;②從邏輯控制模塊獲取讀取頁地址;③向NAND Flash芯片發送讀操作命令;④向NAND Flash寫入多操作操作地址;⑤讀取NAND Flash數據發送到邏輯控制模塊中;⑥當數據讀完一頁后,重復步驟②~⑥。

        4 實驗測試

        測試平臺由超聲發射電路、超聲接收電路、超聲探頭和有焊縫的金屬薄板構成。超聲探頭發射2.5 MHz的超聲信號到金屬薄板。當超聲信號到達焊縫部位時,信號發生部分或全部反射,產生回波信號。信號采集系統通過超聲接收電路采集回波信號,經過邏輯控制模塊處理后,寫入存儲模塊。同時,經過處理的數據通過LCD顯示屏進行顯示。圖8為信號檢測系統輸出波形。對比兩個波形發現,系統能夠以50 MHz的采樣率進行良好的采樣。圖9和圖10為連續采樣數據波形輸出,實現了連續多批次信號采集。

        基于FPGA和NAND Flash的便攜式高速信號采集系統的設計方案介紹

        基于FPGA和NAND Flash的便攜式高速信號采集系統的設計方案介紹

        5 結束語

        本系統通過AD9226高速模數轉換模塊,將采集到的模擬信號轉換為數字信號,經過FPGA存儲到大容量NAND Flash中,并在LCD顯示屏中顯示波形。在實際應用中,該系統能夠進行持續長時間的多批次高速信號采集,并具有小型化、易于攜帶的特點。

        參考文獻

        [1] 張曉威,蘇淑靖?;贔PGA的高速高精度數據采集系統的設計[J]。儀表技術與傳感器,2016(1):70-72.

        [2] BAO S,YAN H,CHI Q,et al.FPGA-based reconfigurable data acquisition system for industrial sensors[J].IEEE TransacTIons on Industrial InformaTIcs,2017,13(4):1503-1512.

        [3] 楊海鋼,孫嘉斌,王慰.FPGA器件設計技術發展綜述[J]。電子與信息學報,2010,32(3):714-727.

        [4] XU Z,ZHU L,SHAN J F,et al.A new high-speed data acquisiTIon system[J].Journal of Fusion Energy,2015,34(3):1-4.

        [5] 黃遠望,嚴濟鴻,周偉?;贔PGA的數據采集測試系統設計[J]?,F代雷達,2015,37(4):73-76.

        [6] KHEDKAR A A,KHADE R H.High speed FPGA-based data acquisiTIon system[J].Microprocessors & Microsystems,2016,49:87-94.

        [7] 李茂,楊錄,張艷花?;贔PGA和USB的多通道超聲檢測系統設計[J]。儀表技術與傳感器,2017(8):82-84.

        [8] 孟曉東?;贔PGA的DDR3控制器設計與驗證[D]。長沙:國防科學技術大學,2012.

        [9] LIU D,WANG Y,QIN Z,et al.A space reuse strategy for Flash translation layers in SLC NAND Flash memory storage systems[J].IEEE Transactions on Very Large Scale Integration Systems,2012,20(6):1094-1107.

        [10] 肖佳?;贜ANDFLASH的大數據高速存儲系統的設計與實現[D]。西安:西安電子科技大學,2014.

        下載發燒友APP

        打造屬于您的人脈電子圈

        關注電子發燒友微信

        有趣有料的資訊及技術干貨

        關注發燒友課堂

        鎖定最新課程活動及技術直播

        電子發燒友觀察

        一線報道 · 深度觀察 · 最新資訊
        收藏 人收藏
        分享:

        評論

        相關推薦

        小梅哥FPGA設計思想與驗證方法視頻教程

        剛剛錄制了一個fpga開發流程的視頻,該視頻為投石問路,主要是想聽聽大家對于小梅哥在錄制視頻時需要注意的內容以及希望系列
        發燒友學院發表于 2016-03-24 00:00? 37952次閱讀
        小梅哥FPGA設計思想與驗證方法視頻教程

        【雨的FPGA筆記】基礎實踐-------IP核中RAM的使用

        內容:        使用IP核中的RAM進行讀寫,數據位寬為32位 RAM讀寫模塊輸出給RAM模塊...
        發表于 2020-01-23 15:28? 339次閱讀
        【雨的FPGA筆記】基礎實踐-------IP核中RAM的使用

        基于FPGA的現Nios II嵌入式系統配置文件...

        現場可編程門陣列(FPGA,Field Programmable Gate Array)是一種高密度....
        發表于 2020-01-21 17:10? 30次閱讀
        基于FPGA的現Nios II嵌入式系統配置文件...

        EDA設計一般采用自頂向下的模塊化設計方法

        EDA(ElectrONic Design Automation)即電子設計自動化技術,是指以計算機....
        發表于 2020-01-21 16:50? 44次閱讀
        EDA設計一般采用自頂向下的模塊化設計方法

        大容量FPGA構成的多節點系統遠程升級系統設計詳...

        多節點系統,在目前的很多電子系統應用場合都可以看到。這種多節點系統由于具有結構可擴展性、功能配置的靈....
        發表于 2020-01-21 15:28? 65次閱讀
        大容量FPGA構成的多節點系統遠程升級系統設計詳...

        計算架構迎來黃金時代,水大魚大、風高浪急的新十年...

        這一個新十年,時代的“大”和“快”從數字的比較上是以前難以想象的。大數據雪崩爆發時,每一片雪花都是意....
        發表于 2020-01-20 17:20? 3966次閱讀
        計算架構迎來黃金時代,水大魚大、風高浪急的新十年...

        關于FPGA芯片結構的簡單介紹

        FPGA是英文Field Programmable Gate Array的縮寫,即現場可編程門陣列,....
        發表于 2020-01-20 09:41? 73次閱讀
        關于FPGA芯片結構的簡單介紹

        詳細介紹基于HDL的FPGA開發流程

        原理圖和HDL(Hardware description language,硬件描述語言)是兩種最常....
        發表于 2020-01-20 09:35? 376次閱讀
        詳細介紹基于HDL的FPGA開發流程

        FPGA的用途以及它與CPLD的不同之處

        FPGA/CPLD能完成任何數字器件的功能,上至高性能CPU,下至簡單的74電路,都可以用FPGA/....
        發表于 2020-01-20 09:29? 102次閱讀
        FPGA的用途以及它與CPLD的不同之處

        從多角度來分析FPGA與CPLD的區別

        CPLD主要是由可編程邏輯宏單元(LMC,LogicMacroCell)圍繞中心的可編程互連矩陣單元....
        發表于 2020-01-20 08:40? 82次閱讀
        從多角度來分析FPGA與CPLD的區別

        【雨的FPGA筆記】基礎實踐-------串口程序

        內容        實現的是簡單的PC機和FPGA的通信,實現一個簡單的數據傳回實驗, 串口是按b...
        發表于 2020-01-19 12:54? 268次閱讀
        【雨的FPGA筆記】基礎實踐-------串口程序

        FPGA的簡介發展歷和使用等基礎知識講解

        隨著云計算,大數據和人工智能技術應用,單靠CPU已經無法滿足各行各業的算力需求。海量數據分析、機器學....
        發表于 2020-01-19 10:15? 255次閱讀
        FPGA的簡介發展歷和使用等基礎知識講解

        matlab與FPGA無線通信、FPGA數字信號處理系列(4)—— Vivado DDS 與 FIR IP核設計 FIR 濾波器系統

        本講使用兩個DDS產生待濾波的信號和matlab產生帶濾波信號,結合FIR濾波器搭建一個信號產生及濾波的系統,并編寫...
        發表于 2020-01-18 22:05? 279次閱讀
        matlab與FPGA無線通信、FPGA數字信號處理系列(4)—— Vivado DDS 與 FIR IP核設計 FIR 濾波器系統

        Altera新發布一款多功能低成本的單芯片FPG...

        一直以來,FPGA可編程器件都主要應用在通訊設備或工業控制等較為專業的應用領域,但隨著不同行業使用需....
        發表于 2020-01-17 16:33? 457次閱讀
        Altera新發布一款多功能低成本的單芯片FPG...

        詳解FPGA的發展史和開發流程

        隨著云計算,大數據和人工智能技術應用,單靠CPU已經無法滿足各行各業的算力需求。海量數據分析、機器學....
        發表于 2020-01-16 17:26? 127次閱讀
        詳解FPGA的發展史和開發流程

        固態電容的三大優勢分析 如何區分固態電容和電解電...

        區分固態電容和電解電容有一個很簡單的方法,就是看電容頂部是否有”K“或”+“字形的開槽。固態電容是沒....
        發表于 2020-01-16 16:00? 175次閱讀
        固態電容的三大優勢分析 如何區分固態電容和電解電...

        英特爾 Agilex和Xilinx ACAP的比...

        I 與 M 系列確定可搭配 CXL 技術,顯然英特爾的確有意推動 CXL 技術發展。而從產品規格觀之....
        發表于 2020-01-16 15:55? 73次閱讀
        英特爾 Agilex和Xilinx ACAP的比...

        Altera非易失MAX 10 FPGA如何為空...

        非易失性FPGA以其低功耗、高性價比的特點在低成本FPGA市場中展露潛力。據Altera公司產品營銷....
        發表于 2020-01-16 10:12? 233次閱讀
        Altera非易失MAX 10 FPGA如何為空...

        基于FPGA的USB 3.0視頻橋接解決方案及M...

        Lattice USB 3.0視頻橋接解決方案是基于Lattice ECP3 FPGA系列的高清視頻....
        發表于 2020-01-16 10:08? 475次閱讀
        基于FPGA的USB 3.0視頻橋接解決方案及M...

        基于FPGA技術實現SD模式設備接口的設計方案

        SD卡的所有命令都是6字節長度。一個命令總是以起始位(0)開始,后跟傳輸方向位(1),接下是6位命令....
        發表于 2020-01-16 10:00? 542次閱讀
        基于FPGA技術實現SD模式設備接口的設計方案

        基于FPGA技術的LVDS傳輸模式如何實現PCI...

        隨著電子技術的飛速發展,微處理器、存儲器技術的不斷革新,傳統的并行總線PCI逐漸成為系統整體性能的瓶....
        發表于 2020-01-16 09:53? 273次閱讀
        基于FPGA技術的LVDS傳輸模式如何實現PCI...

        基于DSP+FPGA技術的TD-SCDMA基帶發...

        和傳統的CDMA系統相比,第三代移動通信的最大特點在于能支持多種速率的業務,從話音到分組數據,再到多....
        發表于 2020-01-16 09:16? 313次閱讀
        基于DSP+FPGA技術的TD-SCDMA基帶發...

        FPGA對比 ASIC你看好誰?

        FPGA vs. ASIC 你看好誰?
        發表于 2020-01-15 16:10? 388次閱讀
        FPGA對比 ASIC你看好誰?

        采用雙閉環PI和重復控制方案實現三相逆變器設計并...

        本文利采用雙閉環PI和重復控制相結合的控制方案,首先用雙閉環PI控制算法,得到高動態特性的三相交流電....
        發表于 2020-01-14 16:36? 256次閱讀
        采用雙閉環PI和重復控制方案實現三相逆變器設計并...

        在FPGA硬件平臺通過采用DDS技術實現跳頻系統...

        DDS的原理如圖1所示,包含相位累加器、波形存儲器(ROM)、數模轉換器(DAC)和低通濾波器4個部....
        發表于 2020-01-14 16:27? 681次閱讀
        在FPGA硬件平臺通過采用DDS技術實現跳頻系統...

        Altera FPGA硬核浮點DSP模塊解決方案...

        以往FPGA在進行浮點運算時,為符合IEEE 754標準,每次運算都需要去歸一化和歸一化步驟,導致了....
        發表于 2020-01-14 16:19? 193次閱讀
        Altera FPGA硬核浮點DSP模塊解決方案...

        全球最大FPGA的問世將給IC設計帶來便利

        英特爾公司在京發布了Stratix 10 GX 10M FPGA,這款擁有1020萬個邏輯單元的產品....
        發表于 2020-01-14 16:11? 179次閱讀
        全球最大FPGA的問世將給IC設計帶來便利

        英特爾與賽靈思的競爭使得FPGA進入黃金時代

        目前,賽靈思和英特爾的FPGA市場競逐角力,一來一往、有輸有贏。鑒于雙方都有不俗的實力,可以預計,未....
        發表于 2020-01-14 16:07? 178次閱讀
        英特爾與賽靈思的競爭使得FPGA進入黃金時代

        英特爾與賽靈思的競爭將會研制更強大的FPGA器件

        FPGA芯片比CPU更快,比GPU功耗更低、延時更短,且比ASIC更加便宜、周期更短,因此在目前人工....
        發表于 2020-01-14 16:03? 179次閱讀
        英特爾與賽靈思的競爭將會研制更強大的FPGA器件

        如何利用FPAG開發板搭建LEON2 SOC開發...

        隨著IC制造工藝水平的快速發展,片上系統(SOC)在ASIC設計中得到廣泛應用。微處理器IP核是SO....
        發表于 2020-01-14 16:00? 161次閱讀
        如何利用FPAG開發板搭建LEON2 SOC開發...

        北京微電子技術研究所成功研制出了高可靠多通道混合...

        據悉,該產品已形成針對多通道智能傳感器信號處理的集成解決方案,實現了單一封裝內智能傳感器模擬數字信號....
        發表于 2020-01-14 11:36? 198次閱讀
        北京微電子技術研究所成功研制出了高可靠多通道混合...

        基于fpga的電源設計

        我現在沒有一個具體的方案 誰能給我個提示一下 比如 fpga從哪入手(fpga一點不會) 具體的電路應該分為哪幾個模塊 單...
        發表于 2020-01-13 23:30? 366次閱讀
        基于fpga的電源設計

        【雨的FPGA筆記】基礎實踐-------IP核中PLL的使用

        PLL鎖相環,可以對時鐘網絡進行系統級的時鐘管理和偏移控制,具有時鐘倍頻和分頻,相位偏移和可編程占空比的功能。...
        發表于 2020-01-13 19:13? 242次閱讀
        【雨的FPGA筆記】基礎實踐-------IP核中PLL的使用

        采用FPGA器件實現GPS數據加密系統中機載模塊...

        針對GPS測量系統數據傳輸過程中的安全問題,采用FPGA技術設計了GPS數據加密系統。系統移植MD5....
        發表于 2020-01-13 17:00? 204次閱讀
        采用FPGA器件實現GPS數據加密系統中機載模塊...

        【雨的FPGA筆記】基礎實踐-------ModelSim手動仿真

        基于流水燈的ModelSIm軟件仿真為例子                 ...
        發表于 2020-01-13 16:34? 663次閱讀
        【雨的FPGA筆記】基礎實踐-------ModelSim手動仿真

        關于異構計算FPGA基礎知識的詳細介紹

        隨著云計算,大數據和人工智能技術應用,單靠 CPU 已經無法滿足各行各業的算力需求。
        發表于 2020-01-13 15:15? 144次閱讀
        關于異構計算FPGA基礎知識的詳細介紹

        【高手問答】資深工程師為你解答工程與產品設計上的...

        本期我們邀請到了資深工程師白紀龍@白老大大,也是許多壇友熟知的白老師,他將為我們解答大家在PCB設計....
        發表于 2020-01-13 09:39? 0次閱讀
        【高手問答】資深工程師為你解答工程與產品設計上的...

        【雨的FPGA筆記】基礎實踐-------呼吸燈設計和實現

        呼吸燈設計和實現 內容 一個周期為1s的呼吸燈,從熄滅到完全點亮一共需要1s。 將1s分為1000個1ms作為呼吸...
        發表于 2020-01-12 19:50? 372次閱讀
        【雨的FPGA筆記】基礎實踐-------呼吸燈設計和實現

        如何簡單快速的實現嵌入式FPGA

        Achronix Semiconductor 營銷副總裁 Steve Mensor 表示,這款被稱為....
        發表于 2020-01-12 10:56? 574次閱讀
        如何簡單快速的實現嵌入式FPGA

        如何用FPGA測量數字正弦波的頻率?

        如何用FPGA測量數字正弦波的頻率
        發表于 2020-01-11 22:27? 313次閱讀
        如何用FPGA測量數字正弦波的頻率?

        【雨的FPGA筆記】基礎實踐-------按鍵控制LED和BEEP設計和實現

        設計內容        按KEY0時點亮最右邊的燈,按動按鍵KEY1時依次往左移動,按下KEY2時關...
        發表于 2020-01-11 12:47? 257次閱讀
        【雨的FPGA筆記】基礎實踐-------按鍵控制LED和BEEP設計和實現

        【雨的FPGA筆記】基礎實踐-------流水燈設計和實現

        設計內容        將4個LED每隔1s從左往右分別依次點亮熄滅,形成流水狀。按復位鍵時進行復...
        發表于 2020-01-11 11:07? 471次閱讀
        【雨的FPGA筆記】基礎實踐-------流水燈設計和實現

        FPGA的行業優勢以及它與DSP的區別分析

        FPGA的優勢有三個方面:1)通信高速接口設計。FPGA可以用來做高速信號處理,一般如果AD采樣率高....
        發表于 2020-01-10 15:46? 248次閱讀
        FPGA的行業優勢以及它與DSP的區別分析

        hdmi矩陣切換器采用FPGA純硬件架構方案

        hdmi矩陣切換器在眾多的領域中有著廣泛的運用,對于不同的運用場合和需求,有著許多不同的方案,而dm....
        發表于 2020-01-10 15:43? 176次閱讀
        hdmi矩陣切換器采用FPGA純硬件架構方案

        關于Xilinx FPGA內部體系結構的分析

        Xilinx的FPGA的基本結構是一樣的,主要由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏....
        發表于 2020-01-10 15:39? 279次閱讀
        關于Xilinx FPGA內部體系結構的分析

        深維科技榮獲北航全球創新創業大賽二等獎

        經過初賽、復賽的激烈對決和層層選拔,深維科技參賽項目“超高性能數據中心FPGA異構計算加速解決方案”....
        發表于 2020-01-10 09:28? 125次閱讀
        深維科技榮獲北航全球創新創業大賽二等獎

        LVDS技術的應用優勢及基于FPGA實現遠端顯示...

        LVDS接口又稱RS-644總線接口,是20世紀90年代出現的一種數據傳輸和接口技術。LVDS是一種....
        發表于 2020-01-08 16:40? 768次閱讀
        LVDS技術的應用優勢及基于FPGA實現遠端顯示...

        幀同步系統的工作原理及如何基于FPGA實現其設計

        實現幀同步的關鍵是把同步碼從一幀幀數據流中提取出來。本設計的一幀信碼由39位碼元組成。其中的巴克碼為....
        發表于 2020-01-08 16:30? 2192次閱讀
        幀同步系統的工作原理及如何基于FPGA實現其設計

        英特爾新發布Stratix 10,為可編程四核A...

        FPGA在高度并行、大吞吐量數字信號處理(DSP)應用方面享有很好的聲譽。過去幾代FPGA器件一直穩....
        發表于 2020-01-08 15:32? 348次閱讀
        英特爾新發布Stratix 10,為可編程四核A...

        FPGA的發展瓶頸有哪些,該如何解決

        據Semico統計,FPGA市場正在逐年增長,而復合年均增長率高達38.4%,至2023年將具有55....
        發表于 2020-01-07 15:23? 284次閱讀
        FPGA的發展瓶頸有哪些,該如何解決

        FPGA和GPU在深度神經網絡方面誰更勝一籌

        在今天的大數據時代,企業和消費者被各種來源的海量數據淹沒,包括商業交易、社交媒體以及傳感器或機器對機....
        發表于 2020-01-07 15:08? 320次閱讀
        FPGA和GPU在深度神經網絡方面誰更勝一籌

        FPGA中面積換速度該如何去實現

        在FPGA中,如果要將一個采樣率為480MHz,中頻頻率為302.5MHz的信號變頻到零中頻的基帶信....
        發表于 2020-01-07 14:45? 109次閱讀
        FPGA中面積換速度該如何去實現

        安路科技文余波:站在歷史的關口,國產FPGA當自...

        安路科技總經理文余波在接受采訪時表示,安路科技能在FPGA市場上實現過億的銷售,證明了公司一直以來強....
        發表于 2020-01-07 13:59? 219次閱讀
        安路科技文余波:站在歷史的關口,國產FPGA當自...

        英特爾Stratix 10 GX 10M FPG...

        現場可編程門陣列(FPGA)的優勢就是能夠制造功能強大的芯片,可重復單元設計的性質,能夠吸收工藝技術....
        發表于 2020-01-06 15:31? 121次閱讀
        英特爾Stratix 10 GX 10M FPG...

        FPGA和GPU的市場競爭,誰才是未來的大局所向

        一直以來,FPGA 的主要應用領域是電子工程。但當英特爾完成對 Altera(Altera 是最大的....
        發表于 2020-01-06 15:26? 153次閱讀
        FPGA和GPU的市場競爭,誰才是未來的大局所向

        介紹FPGA中testbench的編寫技巧

        原來模塊中的輸入信號,定義成reg 類型,原來模塊中的輸出信號,定義為wire類型,但這里有個問題,....
        發表于 2020-01-06 14:52? 122次閱讀
        介紹FPGA中testbench的編寫技巧

        高云半導體成功量產Always-On超低功耗GW...

        高云半導體基于超低功耗的非易失FPGA GW1NZ-ZV器件現已全面量產,此產品是迄今為止功耗最低的....
        發表于 2020-01-06 10:29? 210次閱讀
        高云半導體成功量產Always-On超低功耗GW...
        成·人免费午夜视频

          1. <code id="p04wk"><small id="p04wk"><track id="p04wk"></track></small></code>

            <th id="p04wk"></th>
            <tr id="p04wk"><sup id="p04wk"></sup></tr>
              <strike id="p04wk"></strike>
              <tr id="p04wk"></tr>
              <center id="p04wk"></center>